Top

MC68EN360ZP25L
Vorheriges
Nächstes
Produkt 15 von 156
Dieses Produkt haben wir am Dienstag, den 28. Oktober 2008 in unseren Katalog aufgenommen.

MC68EN360ZP25L

Artikelnummer 10219
Hersteller Motorola
Lagerbestand: 217
Ident-Code MC68EN360ZP25LR2
Date Code 2002+
VPE 1
Verpackung cut Tape
Bauform PBGA-357
RoHs-konform nein
Preis zzgl. MwSt.:
Ihre gewünschte Anzahl1+100+ 250+ 
Preise pro Stück25.00 EUR22.50 EUR20.00 EUR
Sie sparen- 10%20%
Ihre gewünschte Anzahl:

 

Bewertungen
Quad Integrated Communication Controller (QUICC)

CPU32+ Processor (4.5 MIPS at 25 MHz)
—32-Bit Version of the CPU32 Core (Fully Compatible with the CPU32)
—Background Debug Mode
—Byte-Misaligned Addressing
• Up to 32-Bit Data Bus (Dynamic Bus Sizing for 8 and 16 Bits)
• Up to 32 Address Lines (At Least 28 Always Available)
• Complete Static Design (0–25-MHz Operation)
• Slave Mode To Disable CPU32+ (Allows Use with External Processors)
—Multiple QUICCs Can Share One System Bus (One Master)
—MC68040 Companion Mode Allows QUICC To Be an MC68040 Companion
Chip and Intelligent Peripheral (22 MIPS at 25 MHz)
—Also Supports External MC68030-Type Bus Masters
—All QUICC Features Usable in Slave Mode
• Memory Controller (Eight Banks)
—Contains Complete Dynamic Random-Access Memory (DRAM) Controller
—Each Bank Can Be a Chip Select or Support a DRAM Bank
—Up to 15 Wait States

Datenblatt: MC68EN360ZP25L.pdf